Accueil > FORUM TERATEC 2010 > Programme > Atelier 5

Forum TERATEC 2010 : Atelier 5

Mercredi  16 juin de 9h00 à 13h00
Architecture des systèmes

Nous venons d'entrer dans l’ère du calcul « Petascale » et le nombre de très grands supercalculateurs va continuer à croître de manière considérable dans les mois et les années à venir. Assurer une plus large utilisation de ces systèmes passe par une phase de consolidation de leur conception et de leur exploitation, tandis que le nouvel horizon de l’Exascale se dessine.

Cette consolidation devra tenir compte conjointement des architectures des systèmes et des techniques de programmation, des composants de calcul, de communication, de stockage et de gestion des données, autant d’éléments qui devront être étroitement intégrés en tenant compte de l'efficacité énergétique et de la robustesse, pour en permettre une large diffusion.

Cet atelier abordera ces questions de conception et d’intégration, grâce aux contributions d'acteurs clés dans les domaines des technologies et des systèmes de calcul et de gestion de données à très haute performance.

L’atelier 6 permettra d’approfondir la question de l’utilisation de ces très grands instruments, en se concentrant sur les modèles et les outils de programmation.

Président de session: Jean-Philippe NOMINE, CEA

09h00

Cliquer ICI pour télécharger la présentation

Introduction
Jean-Philippe NOMINE, CEA

Les différentes présentations de la session font écho aux grands défis que posent les supercalculateurs multi-pétaflops. Nous les mettrons rapidement en perspective en puisant notamment dans des exemples issus de l’expérience du CEA en matière de conception et exploitation de grands calculateurs, dans les domaines applicatifs de la recherche, de l’industrie ou encore de la défense.

09h20

Cliquer ICI pour télécharger la présentation

Architecture des systèmes Cray de prochaine génération
Roweth DUNCAN, CRAY CTO Office

Les systèmes Cray de prochaine génération s’appuient sur la fiabilité et l’extensibilité des supercalculateurs des séries XT5 et XT6, et poussent les applications à base de MPI ou de langages PGAS vers les très hautes performances. Nous présenterons un survol de leur architecture, processeurs, réseau d’interconnexion et logiciel en donnant un premier aperçu de résultats de performances.

10h00

Cliquer ICI pour télécharger la présentation

Systèmes de fichiers pour l’exascale
Peter BRAAM, CLUSTERSTOR

Cette présentation évoquera quelques caractéristiques attendues des systèmes de fichiers à l’échelle de l’Exascale, et en examinera les conséquences en terme d’architecture de stockage. Nous illustrerons le propos avec certaines des méthodes adoptées par le système de fichiers Colibri de ClusterStor.

10h40
Pauses café
11h00

 

Grands systèmes, grands défis
Robert UEBELMESSER, SGI EMEA

S’approcher de l’Exascale demandera aux constructeurs aussi bien qu’aux utilisateurs de systèmes de HPC de faire face à des défis majeurs, tant en matière de matériel que de logiciels. Cette présentation évoquera la démarche de SGI face à ces défis, en insistant sur le réseau d’interconnexion.

11h40

Cliquer ICI pour télécharger la présentation

Choisir une architecture GPU Computing
Patrick VAN REETH, HP EMEA

Afin d’adapter au mieux le choix d’une architecture hybride CPU/GPU à une problématique donnée, il est primordial de connaître la typologie de l’environnement applicatif (structure des codes, taille des jeux de données). De cette analyse découlera le design optimal de l’architecture cible.Face à ce choix, HP possède un portefeuille de solutions matérielles qui permet d’adapter une architecture de l’environnement applicatif, à savoir : le choix et le nombre de cœurs CPU ainsi que la mémoire associée, le choix et le nombre de GPUs, l’interfaçage PCI-E reliant l’un à l’autre de ces organes, et l’interconnexion entre systèmes.

 

 

 

© Ter@tec - Tous droits réservés - Mentions légales